РЕАЛИЗАЦИЈА CFAR АЛГОРИТМА У МАЛОМ ПРЕНОСНОМ РАДАРУ ПОМОЋУ FPGA DSP КАРТИЦЕ
Владимир Орлић, ИМТЕЛ Комуникације А.Д.,
Алекса Зејак, ИМТЕЛ Комуникације А.Д.,
Извод – Примена алгоритама за доношење одлуке о присутву циља заснованих на принципу константне вредности вероватноће лажног аларма (Constant False Alarm Rate – CFAR) стандардно је решење за постизање поуздане детекције циљева у радарским пријемницима. Ови алгоритми се могу успешно имплементирати применом FPGA технологије: у овом тексту je приказан процес реализације једног решења CFAR алгоритма на коришћеном модулу – картици HERON-IO2.
Кључне речи – CFAR, FPGA, DSP, HERON-IO2
КОМПЛЕТАН РАД